新闻公告
  • 2017-3-31     OCXOTCXO
    迪拉尼(DEI) 即将参加 2017电子设计创新大会(EDI CON China 2017)- 向全球用户展示我司最新恒温晶振(OCXO)/温补晶振(TCXO)及定制模块等产品
    Read more  
  • 2017-3-29    
    在电路设计中使用限幅正弦波形Clipped Sine Waveform

    •限幅正弦波形是TCXO最受欢迎的输出选项。
     
    - 低功耗,改善热特性
     
    - 更好的老化和频率稳定性能
     
    - 比CMOS输出有更好的相位噪声性能
     
    使用具有输入缓冲器的芯片组的限幅正弦波形
     

    •要将限幅的正弦波形转换为方波信号(如CMOS),需要输入缓冲器。
     
    •通常,TCXO输出进入的IC将在芯片内集成输入缓冲功能。 振荡器电路应该具有与反相器并联连接的Rf反馈电阻。
     
    •如果IC内部没有Rf电阻,则需要在变频器的输入引脚和输出引脚之间外部添加Rf电阻。
     
    •外部Rf电阻值应在100K至10MΩ之间。
     
    •除7x5mm产品线外,美国迪拉尼工程有限公司(DEI)对于所有其他较小尺寸的TCXO,需要在TCXO输出引脚和IC时钟输入引脚之间串联一个1000 pF电容。
     
     
    使用限幅正弦波形与芯片组无输入缓冲区

     
    •如果IC没有集成输入缓冲功能,则需要在TCXO的输出引脚和IC的时钟输入引脚之间串联一个反相器,例如74HC04和Rf电阻,以将限幅的正弦波形转换为方波。
     
    •外部Rf电阻值应在100K至10MΩ之间。
     
    •除7x5mm产品线外,美国迪拉尼工程有限公司(DEI)对于所有其他较小外形规格的TCXO,需要在TCXO输出引脚和IC时钟输入引脚之间串联一个1000 pF电容。

    Read more  
  • 2017-3-29    
    PECL和LVDS输出
    什么是PECL和LVPECL?
    •PECL代表“正发射极耦合逻辑电平”。 PECL是在高速时钟分配电路中常用的差分逻辑输出。 PECL需要+5 V电源。
    •低电压PECL(LVPECL)代表设计用于3.3V或2.5V电源的PECL电路,电源电压与低压CMOS器件相同。
     
    PECL输出的优点与缺点
    • 优点:
    - 由于电压摆幅大,抖动性能非常好。
    - 适用于高速电路。
    - 能够驱动长传输线。
    • 缺点:
    - 与单端输出相比,由于差分输出和外部直流偏置,功耗更大。
    - 不兼容1.8V电源。
     
    PECL端接电路 (推荐)
     
     
     
    每个输出端接一个50Ω电阻到终端电压(Vdd - 2V)。

     
    什么是LVDS输出?
    •LVDS代表低电压差分信号,以1.2V的工作电压为中心,与电源无关。
    •LVDS技术由ANSI / TIA / EIA-644行业标准定义。
    •美国迪拉尼工程有限公司(DEI) 有许多晶体振荡器产品线,在3.3V和2.5V电源下具有LVDS输出选项。
     
    LVDS输出的优点与缺点
    • 优点:
    - 与PECL输出相比,由于电压摆幅较小(通常约为350mV),功耗较低。
    - 不易受噪声影响。
    - 与CMOS / TTL相比,降低了EMI辐射。
    • 缺点:
    - 与PECL相比降低了抖动性能。
     
    LVDS在哪里使用?
    LVDS标准用于解决数据通信、电信、服务器、外设和计算机市场中需要高速数据传输的应用。
     
    LVDS端接电路(推荐)


    需要单个100Ω终端电阻。 一些接收器IC可能内部包含电阻器。 
     
     
    各种信号电平对比 


     
     

    Read more  
  • 2017-3-9     OCXONew Product
    OCXO5050Z系列是为在1秒闸门的时间段内提供小于0.0006 ppb的短期稳定性而专门设计,这是通过使用超低噪声SC切割谐振器设计和处理技术实现的,使得在1 Hz偏移处的相位噪声优于-108 dBc / Hz。
    Read more